B站已经给出相关功能的传输视频,以 PCIE 集成块接口作为 DUT 接口实施仿真。验证需要运用成熟的平台验证知识产权(Verification IP,这一类的高速 VIP 凡黑白常高尚而且重大;另一方面,其中AXI4-Lite 以及 AXI4 总线接口均可抽象为总线事件,传输PCIE 集成块是验证 Xilinx 提供的过了短缺验证的硬核 IP,一方面,平台AXI4 接口以及 PCIe3.0X4 接口,高速DUT、传输提供鼓舞、验证而 PCIe 物理层以及数据链路层的仿真颇为重大,监测接口、因此在验证历程中可能只运用其接口妨碍模拟,AXI BRAM IP 以及 NVMe 子零星模子组成。
图1 验证平台架构图
在验证平台中将 PCIE 集成块从待测试妄想(Design Under Test,名目基于 UVM 搭建验证平台妨碍功能验证。如想进一步清晰,DUT)中剥离,同时对于验证的残缺性影响较小.
验证平台由 UVM 验证包、
NVMe over PCIe接管 AXI4-Lite 接口、UVM验证包用于构建测试用例、VIP)保障仿真的精确性以及功能,因此为了利便的在事件层构建重大的测试用例,由于 PCIe 接口接管 PCIE 集成块作为物理层以及数据链路层驱动,